DC BIAS WITH VOLTAGE FEEDBACK


DC BIAS WITH VOLTAGE FEEDBACK






[MENUJU AKHIR]

adapun tujuannya adalah: 
1.  Dapat membuat rangkaian bias DC dengan umpan balik tegangan
2.  Dapat memenuhi tugas kuliah elektronika
adapun komponennya adalah: 
1. Transistor NPN sebagai membagi arus dan membagi tegangan
2. Vcc sebagai sumber 

3. Resistor sebagai tahanan, cara membaca resistor 4 warna dapat dengan cara

4. Kapasitor sebagai penyimpan energi listrik  

5. Osiloskop sebagai instrumen melihat gelombang   

6. Signal generator sebagai penghasil gelombang    

Tingkat stabilitas yang baik dapat diperoleh dengan memasukkan jalur umpan balik dari kolektor ke basis seperti ditunjukkan pada Gambar 4.34. Meskipun Q-point tidak sepenuhnya bergantung pada beta (bahkan dalam kondisi perkiraan), kepekaan terhadap perubahan variasi beta atau suhu biasanya kurang dari yang ditemui pada konfigurasi bias tetap atau bias emitor. Analisis akan dilakukan lagi dengan terlebih dahulu menganalisis loop emitor dasar dengan hasil yang diaplikasikan pada loop pengumpul emitor.

Base Emitter-Loop 

gambar 4.34.  rangkaian bias dc dengan umpan balik tegangan.
gambar 4.35.   Loop emitter dasar gambar 4.34.
c
Vcc - I'cRc - IbRb - Vbe - IeRe = 0 
Jika :
I'c = Ic = βIb  
Ic = ie 
Maka : 
Vcc - βIbRc - IbRb - Vbe - βIbRe = 0  
Vcc - Vbe - βIb(Rc + Re) - IbRb = 0 
Untuk penyelesaian Ib adalah : 






Collector-Emitter Loop 

gambar 4.36
Lingkaran kolektor-emitor untuk jaringan pada Gambar 4.34 diberikan pada Gambar 4.36. Menerapkan hukum tegangan Kirchhoff di sekitar loop yang ditunjukkan dalam arah searah jarum jam akan menghasilkan yang persis seperti yang diperoleh untuk konfigurasi bias emitor-bias dan tegangan-pembagi.
IeRe - Vce - I'cRc - Vcc = 0

Jika :

I'c = Ic = Ie

Maka :

Ic(Rc + Re) + Vce - vcc = 0


Untuk penyelesaian Vce adalah : 

Vce = Vcc - Ic(Rc + Re) 

SOAL

  1. Tentukan level Q dari ICQ dan VCEQ untuk jaringan Gambar 4.37

Jawab:




2Tentukan level dc IB dan VC untuk jaringan Gambar 4.38
Jawab:

Dalam hal ini, resistansi dasar untuk analisis dc terdiri dari dua resistor dengan kapasitor yang terhubung dari persimpangan ke ground. Untuk mode dc, kapasitor
mengasumsikan kesetaraan sirkuit terbuka dan RB=R1+R2.




4. Prinsip kerja rangkaian
Dengan cara tegangan input yang diberikan akan disimpan sementara oleh capasitor sampai kapasitasnya agar stabil, lalu dialirkan kembali kerangkaian (dc bias dengan umpan balik tegangan). Disana input (tegangan) akan disimpan atau diputar secara terus menerus di rangkaian, hingga mencapai tegangan yang melebihi rangkain tadi, lalu disimpan di kapasitor dan dialirkan ke output, sehingga tercipta tegangan output yang lebih besar dari inputnya, juga menghasilkan tegangan output yang berbanding terbalik dari inputnya karena tegangan yang berlebih akan melawan loop tegangan normal. sementara yang melebihi simpanan kapasitor akan dibuang ke ground oleh transistor yang telah terbuka karena bantuan dari tegangan dc bias, dan itu terus terjadi secara terus menerus. Hal ini yang menyebabkan kestabilan pada output rangkaian ini.

5. Bentuk Rangkaian 

  • gambar 4.34
  • gambar 4.35

  • gambar 4.36

6. Video

  • gambar 4.34

  • gambar 4.35

  • gambar 4.36





7.  Link Download

Link Download : 





  

[MENUJU AWAL]

Tidak ada komentar:

Posting Komentar